AM3352BZCZA100
Үзенчәлекләр
1-ГГц кадәр Sitara ™ ARM® Cortex®
-A8 32 - Bit RISC процессоры
- NEON ™ SIMD эшкәртүче
- 32КБ L1 инструкция һәм 32КБ мәгълүмат кэшы бер хата белән
Ачыклау
- Хата төзәтү коды белән 256КБ L2 Кэш (ECC)
- 176 КБ Он-Чип Бот РОМ
- 64КБ багышланган RAM
- Эмуляция һәм төзәтү - JTAG
- Контроллерны өзү (128 өзек сорау)
Чиптагы хәтер (L3 RAM белән уртак)
- 64КБ Гомуми Максатлы Он-Чип Хәтер Контроллеры (OCMC) RAM
- Барлык мастерлар өчен дә мөмкин
- Тиз уяну өчен тотуны хуплый
Тышкы хәтер интерфейслары (EMIF)
- mDDR (LPDDR), DDR2, DDR3, DDR3L
Контроллер
- mDDR: 200-МГц сәгать (400-МГц мәгълүмат ставкасы)
- DDR2: 266-МГц сәгать (532-МГц мәгълүмат ставкасы)
- DDR3: 400-МГц сәгать (800-МГц мәгълүмат ставкасы)
- DDR3L: 400-МГц сәгать (800-МГц мәгълүмат ставкасы)
- 16 битле мәгълүмат автобусы
- 1 ГБ адреслы киңлек
- Бер x16 яки Ике x8 хәтер җайланмасы конфигурациясен хуплый
- Гомуми максатлы хәтер контроллеры (GPMC)
- 8 битле һәм 16 битле асинхрон хәтер интерфейсы җиде чип сайлау белән (NAND, NOR, Muxed-NOR, SRAM)
- 4-, 8-, яки 16-бит ECC-ны тәэмин итү өчен BCH кодын куллана
- 1-бит ECC-ны тәэмин итү өчен Чүкеч коды куллана
- Хата табу модуле (ELM)
- GPMC белән берлектә BCH алгоритмы ярдәмендә барлыкка килгән синдром полиномиалларыннан мәгълүмат хаталарының адресларын табу өчен кулланыла.
- BCH алгоритмнары нигезендә 512-байт блок хата урнашкан урынга 4-, 8-, һәм 16-бит ярдәм итә.
Программалаштырыла торган реаль-вакыт берәмлеге субсистемасы һәм индустриаль элемтә системасы (PRU-ICSS)
- EtherCAT®, PROFIBUS, PROFINET, EtherNet / IP ™ һәм башкалар кебек протоколларны хуплый.
- Ике программалаштырыла торган реаль вакыт берәмлеге (PRU)
- 32 битлы йөкләү / кибет RISC процессоры 200 МГц тизлектә эшли ала
- 8КБ инструкция RAM, бер хатаны ачыклау (паритит)
- Бер хатаны ачыклау белән 8КБ мәгълүмат RAM (паритит)
- 64 битлы аккумулятор белән 32 цикллы бер цикллы мультипликатор
- GPIO көчәйтелгән модуле ShiftIn / Out ярдәмен һәм тышкы сигналда параллель матчны тәэмин итә
- Бер-хатаны ачыклау белән 12КБ уртак RAM (Паритит)
- PRәр PRU өчен мөмкин булган өч 120-байт реестр банкы
- Система кертү вакыйгаларын эшкәртү өчен өзгеч контроллер (INTC)
- PRU-ICSS эчендәге ресурсларга эчке һәм тышкы осталарны тоташтыру өчен җирле үзара бәйләнеш автобусы
- PRU-ICSS эчендәге периферияләр:
- Агым белән идарә итү пиннары булган бер UART порты,
12 Мбит / с
- Бер көчәйтелгән тарту (eCAP) модуле
- Индустриальгә ярдәм итүче ике MII Ethernet порты
EtherCAT кебек Ethernet
- Бер MDIO порты
Көч, яңадан торгызу һәм сәгать белән идарә итү (PRCM) модуле
- Көтү һәм тирән йокы режимына керү һәм чыгу белән идарә итә
- Йокы эзлеклелеге, электр доменын сүндерү, уяну эзлеклелеге, һәм электр доменын кабызу өчен җаваплы.
- Сәгатьләр
- 15-35 МГц югары ешлыклы интеграль
Осиллатор Төрле система һәм периферик сәгатьләр өчен белешмә сәгать ясау өчен кулланыла
- Индивидуаль сәгатьне кушарга һәм сүндерергә ярдәм итә
Субсистемалар һәм периферияләр өчен контроль
Көч куллануны киметү
- Система сәгатьләрен булдыру өчен биш ADPLL
(MPU субсистемасы, DDR интерфейсы, USB һәм периферияләр [MMC һәм SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Пиксель сәгате)